Themenliste

Funktion dieser Seite

Auf dieser Seite sollen alle studentischen Arbeiten in Kurzform (Titel, Vorkenntnisse, Betreuer) angelegt und dann auf die Seiten offene Arbeiten, laufende Arbeiten, abgeschlossene Arbeiten verlinkt werden. Bei Statusänderung kann der Eintrag angepasst werden (Bearbeiter/in, kodiertes Abgabedatum (xxyy=MonatJahr)). Neue Arbeiten werden oben eingefügt.

Auf der Seite Themenbeschreibung wird analog dazu, falls vorhanden, eine etwas ausführlichere Beschreibung eingetragen, auf die auch verlinkt werden kann. Dazu muss diese Seite noch sichtbar geschaltet werden...

Ultraschall Richtungs- und Entfernungsmessung für autonome Systeme (Roboter)
C++; Ab sofort zu vergeben; Betreuer: Martin Kumm

Implementierung eines Verfahrens zur Power-Minimierung in Parallelen Multiplizierern
C++; Ab sofort zu vergeben; Betreuer: Martin Kumm

Entwicklung eines Webinterfaces für einen VHDL-Codegenerator
PHP; Ab sofort zu vergeben; Betreuer: Martin Kumm

Implementierung von Place&Route Algorithmen für den FPGA Entwurf im Rahmen des ACT Projektes
C/C++, FPGA Kenntnisse; Verfügbar ab sofort; Ansprechpartner: Martin Kumm

Entwurf und Implementierung eines FPGA-Simulationsmodells in einer HDL
VHDL oder Verilog; Verfügbar ab sofort; Ansprechpartner: Peter Zipf

Realisierung eines Video-Downlinks per WLAN unter Raspberry Pi oder Arduino
Linux, C/C++; Verfügbar ab sofort; Betreuer: Peter Zipf

Realisierung laufzeitrekonfigurierbarer kombinatorischer Funktionen auf FPGAs
C++; Ab sofort zu vergeben; Betreuer: Martin Kumm

iOS App zur Anzeige bzw. Eingabe von einfachen Schaltbildern
Objective-C, iOS; Ab sofort zu vergeben; Betreuer: Peter Zipf

Aufbau und Inbetriebnahme eines Raspberry Pi mit FPGA-Modul als Quadrocoptersteuerung
Linux, C/C++, etwas Hardwareerfahrung; Verfügbar ab sofort; Ansprechpartner: Peter Zipf

VHDL Low-Level-Implementierung von Addiererbäumen auf Altera FPGAs
VHDL; Ab sofort zu vergeben; Betreuer: Martin Kumm

Auswahl der Implementierungsvariante (HW oder SW) für die Teilfunktionalitäten der Quadrocopter-Fluglageregelung (HW/SW-Codesign)
C/C++; Ab sofort zu vergeben; Betreuer: Peter Zipf

Entwurf und Optimierung eines FPGA-Modells zur anwendungspezifischen Flächenoptimierung (VHDL oder Verilog)
VHDL oder Verilog, FPGA-Wissen; Ab sofort zu vergeben; Betreuer: Peter Zipf

Aufbau einer Blitzortungsstation für das Blitzortungs-Netzwerk blitzortung.org
Hardwarebeschaffung und Aufbau, Inbetriebnahme; Ab sofort zu vergeben; Betreuer: Konrad Möller

Anwendung von Algorithmen der High-Level-Synthese auf Matlab/Simulink-Modelle zur Optimierung des Hardwarebedarfs
Matlab/Simulink, C/C++; Ab sofort zu vergeben; Betreuer: Konrad Möller

Untersuchungen zur automatischen VHDL-Code-Erzeugung mit dem Matlab HDL Coder
VHDL; Matlab Simulink; Ab sofort zu vergeben; Betreuer: Konrad Möller

Messung und Bewertung der Verlustleistung von Laufzeitrekonfigurierbaren Schaltungen
VHDL; Hardwareaufbau; Ab sofort zu vergeben; Betreuer: Konrad Möller

Entwurf und Aufbau eines Fledermaus-Detektors
VHDL/FPGAs, elektronische Aufbauten oder DSP-Programmierung; Ab sofort zu vergeben; Betreuer: Martin Kumm

Abbildung von Task-Graphen auf Manycore-Architekturen
C oder Java; Ab sofort zu vergeben; Betreuer: Peter Zipf

Entwicklung einer Leiterplatte zur FPGA-beschleunigten Steuerung eines Quadrocopters
Eagle, Linux, C/C++; Masterarbeit; Bearbeiter: Jürgen Baumann; Betreuer: Martin Kumm

Software zur Erzeugung von Task-Graphen zur Evaluierung von Task-Mapping Algorithmen für Manycore-Architekturen
C++; Ab sofort zu vergeben; Betreuer: Peter Zipf

Aufbau eines Positionshalte-/Drifterkennungssystems aus mehreren kombinierten optischen Sensoren (z.B. optischer Fluss)
Hardwareaufbau+VHDL; Ab sofort zu vergeben; Ansprechpartner: Peter Zipf

Planung und Aufbau eines aktiven optischen Landesystems (mit Kamera synchronisierte Laser-Projektion zur Resthöhenerkennung)
Hardwareaufbau+Microcontroller-Programmierung; Ab sofort zu vergeben; Ansprechpartner: Peter Zipf

Entwicklung einer Applikation zur Ortung in Gebäuden
iOS; Bearbeiter: Lionel Wagner, Sascha Lütkemeier; Betreuer: Martin Kumm

Entwicklung eines Verfahrens zur Optimierung rekonfigurierbarer Konstanten-Multiplikationen
C/C++; Bearbeiter: Marco Kleinlein; Betreuer: Konrad Möller, Martin Kumm

Optimierung von gepipelinten Addierergraphen mit 3-Eingangs Addierern
C/C++; Bearbeiter: Martin Hardieck; Betreuer: Martin Kumm

Poweranalyse von rekonfigurierbaren Schaltungen
Messaufbau oder VHDL; Ab sofort zu vergeben; Betreuer: Konrad Möller

Analyse der Partiellen Rekonfiguration in Xilinx FPGAs
Messaufbau oder VHDL; Ab sofort zu vergeben; Betreuer: Konrad Möller

Android-App im Projekt Lehr-/Lern-Software
Java, Android-Programmierung; Ab sofort zu vergeben; Betreuer: Peter Zipf

iOS: ToDo-Liste mit Cloud-Synchronisation (iPhone; gerne + Desktop und ggf. + iPad)
Ab sofort zu vergeben (evtl. für 2er-Team); Betreuer: Peter Zipf

Anwendung von Algorithmen der High-Level-Synthese auf Matlab/Simulink-Modelle zur Optimierung des Hardwarebedarfs
Matlab/Simulink, C/C++; Ab sofort zu vergeben; Betreuer: Konrad Möller

iOS App zum Erlernen des Zusammenhangs zwischen KV-Diagrammen, Wertetabellen und Booleschen Gleichungen in der digitalen Logik
Objective-C, iOS; Ab sofort zu vergeben; Betreuer: Peter Zipf

"Applikation zur Eingabe und Simulation von Zustandsautomaten auf einem Tablet-PC"
Bearbeitet von: Daniel Kawaletz (Bachelorarbeit)

"Erstellung eines VHDL Codegenerators von Addierergraphen mit feingranularem Pipelining"
Bearbeitet von: Thorsten Löbig ()

"Effiziente VHDL Implementierung eines Addierers mit drei Eingängen für Xilinx FPGAs"
Bearbeitet von: Jens Willkomm (Bachelorarbeit)

"Entwurf und Implementierung eines Timer-Moduls für Tablet-Computer in der Programmiersprache Objective-C"
Bearbeitet von: Andreas Dinkel (Bachelorarbeit)

"Erweiterung des RPAG Algorithmus zur Unterstützung von Addierern mit drei Eingängen"
Bearbeitet von: Martin Hardiek ()