Mikroprozessortechnik und Eingebettete Systeme II

Vorlesung

Die Veranstaltung wird als Block von 24. bis 28.7. stattfinden.

Lernziele: 
Hochleistungsmikroprozessoren. Aufbau und Wirkungsweise von CISC, RISC und EPIC Mikroprozessoren. Beschleunigungsmaßnahmen zur Leistungssteigerung von Mikroprozessoren. Struktur von Superskalare Mikroprozessoren, Besonderheiten wie Cache und Pipelining in skalare Mikroprozessorsystem und Multiprozessorsystem.  
  
Inhalte:
Aufbau von Mikrocontrollern und Architekturen, Leistungsbewertungen von Mikroprozessoren, RISC und CISC Mikroprozessor Architekturen, CISC anhand des ColdFire-Mikroprozessors (MCF5206 und MCF5272). Unterschiedliche Levels und Strukturen von Cache Speicher, Cache Protokolen in Multiprozessor System, Aufbau und Befehlsordnungen in Prozessor-Pipeline, skalare und superskalare Befehlszuordnung, Parallele Verarbeitung.  

Lehrveranstaltungsnummer: FB16-4303

Vorkenntnisse:

Digitaltechnik, Grundlagen Elektrotechnik, Grundlagen der Programmierung

Zeit und Ort:
24. - 28.07.2017, von 9:00 bis 17:00
WA-altes Gebäude (WA 73) - Hörsaal 2107

Kontakt:
Interessierte bitte eine Email an das Sekretariat schicken.